Android

AMD réduit la vitesse de l'horloge en puces de 12 cœurs

Comment Optimiser son Trading avec les Contrats Futures - Philippe LHERMIE @LYNX Broker

Comment Optimiser son Trading avec les Contrats Futures - Philippe LHERMIE @LYNX Broker
Anonim

Les prochaines puces serveur à 12 cœurs de la société, baptisées Magny-Cours, ont mis deux puces à six cœurs dans un seul paquet. Le même silicium est utilisé dans les puces à six cœurs existantes, dénommées Istanbul, qui font partie de la gamme de processeurs de serveurs Opteron. AMD a conçu les puces Magny-Cours pour obtenir la même puissance que les puces d'Istanbul, a déclaré Pat Conway, membre de l'équipe technique d'AMD, lors d'une présentation à la conférence Hot Chips de l'Université de Stanford

. Cours, avec deux puces, utilisera la même puissance qu'une puce d'Istanbul, Conway a déclaré qu'AMD réduisait les vitesses d'horloge de Magny-Cours et a ajouté que des fonctionnalités de gestion de l'énergie ont été ajoutées.

Cependant, Conway a refusé de commenter vitesses d'horloge potentielles de puces de 12-core en réponse à une question. "C'est un détail que nous allons économiser pour le lancement du produit", a déclaré Conway.

Les processeurs de puces Intel et AMD se sont tournés vers l'ajout de noyaux pour améliorer les performances de la puce plus tôt dans la décennie, car la vitesse de l'horloge a entraîné une dissipation excessive de la chaleur et Consommation d'énergie

Même si les fréquences d'horloge vont baisser, les puces Magny-Cours seront plus performantes que les puces Opteron existantes, a indiqué Conway. Le plus grand cache et les cœurs augmentés rendront les serveurs plus rapides, a déclaré Conway. Par exemple, un serveur pourra exécuter des tâches plus rapidement dans des environnements virtualisés avec un plus grand nombre de cœurs, permettant aux serveurs d'héberger un plus grand nombre de machines virtuelles.

Conway a également parlé de détails plus fins dans la puce de Magny-Cours. Deux puces à six cœurs sont connectées par quatre interconnexions hyperthreaded et sont destinées aux serveurs à deux et quatre sockets, a déclaré Conway. Il comprend un total de 12 Mo de cache L3, chaque cœur supportant 512 Ko de cache L2. Les puces seront fabriquées par GlobalFoundries, la société dérivée d'AMD, en utilisant la technologie existante de 45 nanomètres. travaille également sur une nouvelle architecture de puces x86 appelée Bulldozer. L'architecture sera utilisée dans les puces fabriquées en utilisant le procédé 32 nm en 2011. La société a programmé une puce à 16 cœurs appelée Interlagos en 2011.